X为了获得更好的用户体验,请使用火狐、谷歌、360浏览器极速模式或IE8及以上版本的浏览器
关于我们 | 帮助中心
欢迎来到桂林科技成果交易平台,请 登录 | 注册
尊敬的 , 欢迎光临!  [会员中心]  [退出登录]
当前位置: 首页 >  科技成果  > 详细页

[00288970]一种基于 FPGA 的模拟位同步时钟信号传输及提取电路系统

交易价格: 面议

所属行业: 通信

类型: 实用新型专利

技术成熟度: 正在研发

专利所属地:中国

专利号:201621161067.4

交易方式: 技术转让 技术转让 技术入股

联系人: 武汉大学

进入空间

所在地:湖北武汉市

服务承诺
产权明晰
资料保密
对所交付的所有资料进行保密
如实描述
|
收藏
|

技术详细介绍

本实用新型涉及通信工程技术,具体涉及一种基于 FPGA 的模拟位同步时钟信号传输及提取电路系统,包括 CLK 时钟信号,还包括 m 序列信号产生系统,模拟信道传输系统,位同步时钟提取系统;所述 m 序列信号产生系统接 CLK 时钟信号,所述 m 序列信号产生系统、模拟信道传输系统和位同步时钟提取系统依次连接。该提取电路系统适用时钟频率范围 1Hz~1MHz,频率精确度达到 10-5 数量级,检测速度快(小于 3 秒),运行稳定,人机交互良好。能缩短捕捉时间,提高鉴频精度,改善时钟跟踪的准确性和稳定性;减少误码,符合日常多数通信环境。
本实用新型涉及通信工程技术,具体涉及一种基于 FPGA 的模拟位同步时钟信号传输及提取电路系统,包括 CLK 时钟信号,还包括 m 序列信号产生系统,模拟信道传输系统,位同步时钟提取系统;所述 m 序列信号产生系统接 CLK 时钟信号,所述 m 序列信号产生系统、模拟信道传输系统和位同步时钟提取系统依次连接。该提取电路系统适用时钟频率范围 1Hz~1MHz,频率精确度达到 10-5 数量级,检测速度快(小于 3 秒),运行稳定,人机交互良好。能缩短捕捉时间,提高鉴频精度,改善时钟跟踪的准确性和稳定性;减少误码,符合日常多数通信环境。

推荐服务:

Copyright © 2017  桂林经济技术开发区管理委员会    桂林经开孵化器管理有限责任公司    All Rights Reserved

桂ICP备17003866号-1

运营商:科易网