X为了获得更好的用户体验,请使用火狐、谷歌、360浏览器极速模式或IE8及以上版本的浏览器
关于我们 | 帮助中心
欢迎来到桂林科技成果交易平台,请 登录 | 注册
尊敬的 , 欢迎光临!  [会员中心]  [退出登录]
当前位置: 首页 >  科技成果  > 详细页

[00302675]基于可逆逻辑的8421BCD码同步十进制加/减法计数器

交易价格: 面议

所属行业: 电子元器件

类型: 实用新型专利

技术成熟度: 正在研发

专利所属地:中国

专利号:CN201520548685.3

交易方式: 技术转让 技术转让 技术入股

联系人: 桂林电子科技大学

进入空间

所在地:广西壮族自治区桂林市

服务承诺
产权明晰
资料保密
对所交付的所有资料进行保密
如实描述
|
收藏
|

技术详细介绍

本实用新型公开了一种基于可逆逻辑的8421BCD码同步十进制加/减法计数器,包括4个基于可逆逻辑构造的可逆主从JK触发器及5个过渡模块,该4个可逆主从JK触发器及5个过渡模块按照各个输入端、输出端间的相互引用关系进行级联,同时将各个可逆主从JK触发器的输出CP端、输入CP端依次级联得到8421BCD码同步十进制加/减法计数器。

本实用新型能量损耗较低,并能够在进一步显著降低系统功耗及电路实现代价的基础上实现加法计数/减法计数功能;主从JK触发器不存在空翻现象,抗干扰性能好,工作速度快;逻辑电路具有电路简洁、布局规整、易于构造的优点,同时还具有自启动功能。

本实用新型公开了一种基于可逆逻辑的8421BCD码同步十进制加/减法计数器,包括4个基于可逆逻辑构造的可逆主从JK触发器及5个过渡模块,该4个可逆主从JK触发器及5个过渡模块按照各个输入端、输出端间的相互引用关系进行级联,同时将各个可逆主从JK触发器的输出CP端、输入CP端依次级联得到8421BCD码同步十进制加/减法计数器。

本实用新型能量损耗较低,并能够在进一步显著降低系统功耗及电路实现代价的基础上实现加法计数/减法计数功能;主从JK触发器不存在空翻现象,抗干扰性能好,工作速度快;逻辑电路具有电路简洁、布局规整、易于构造的优点,同时还具有自启动功能。

推荐服务:

Copyright © 2017  桂林经济技术开发区管理委员会    桂林经开孵化器管理有限责任公司    All Rights Reserved

桂ICP备17003866号-1

运营商:科易网